ITBear旗下自媒體矩陣:

三星1c nm DRAM內(nèi)存設(shè)計(jì)大調(diào)整:良率優(yōu)先,外圍密度讓步?

   時(shí)間:2025-02-11 18:12:27 來源:ITBEAR編輯:快訊團(tuán)隊(duì) 發(fā)表評論無障礙通道

近期,韓國科技媒體ZDNet Korea報(bào)道了一則關(guān)于三星電子的最新動(dòng)態(tài)。據(jù)悉,三星正在對其下一代DRAM內(nèi)存技術(shù)——1c nm制程進(jìn)行關(guān)鍵性的設(shè)計(jì)調(diào)整,旨在加速提升產(chǎn)品良率。

報(bào)道指出,三星原本為1c nm內(nèi)存制定了極為嚴(yán)格的線寬標(biāo)準(zhǔn),旨在通過增加存儲(chǔ)密度,提高單位晶圓的位元產(chǎn)出,從而在成本上確立對競爭對手的優(yōu)勢。然而,這種極致的線寬要求也對工藝穩(wěn)定性提出了前所未有的挑戰(zhàn),導(dǎo)致良率方面遇到了一些困難。

據(jù)知情人士透露,為了克服這些挑戰(zhàn),三星在2024年底對1c nm DRAM的設(shè)計(jì)方案進(jìn)行了調(diào)整。具體來說,雖然核心電路的線寬保持不變,但外圍電路的線寬要求有所放寬。這一改變的目的,是為了盡快將1c nm內(nèi)存的良率提升至足以支持大規(guī)模量產(chǎn)的水平。

這一調(diào)整對于三星來說至關(guān)重要,因?yàn)?c nm制程將被用于生產(chǎn)高性能的HBM4內(nèi)存。同時(shí),考慮到此前1b nm制程在良率方面遇到的一系列問題,1c nm制程能否順利進(jìn)入量產(chǎn)階段,將直接影響到三星電子在未來幾年在DRAM領(lǐng)域的市場競爭力。

業(yè)界觀察家認(rèn)為,三星此次的設(shè)計(jì)調(diào)整,是在面對技術(shù)挑戰(zhàn)時(shí)做出的靈活應(yīng)對。通過放寬外圍電路的線寬要求,三星有望在不犧牲核心性能的前提下,提高生產(chǎn)效率和良率,從而確保1c nm制程DRAM內(nèi)存的順利推出。

舉報(bào) 0 收藏 0 打賞 0評論 0
 
 
更多>同類資訊
全站最新
熱門內(nèi)容
網(wǎng)站首頁  |  關(guān)于我們  |  聯(lián)系方式  |  版權(quán)聲明  |  RSS訂閱  |  開放轉(zhuǎn)載  |  滾動(dòng)資訊  |  爭議稿件處理  |  English Version